
时序电路最主要的特点是任一时刻的输出不仅与该时刻输入变量的取值有关,而且与电路的原状态,即与过去的输入情况有关。
另外相比组合逻辑电路,时序逻辑电路还有两个特点:
第一,时序逻辑电路的组成——组合逻辑电路和存储电路(具有记忆功能,记忆电路过去的输入情况);
第二,存储电路的状态(称为时序电路的状态,可用状态变量表示,其由过去输入值决定)反馈到组合逻辑电路的输入端,与外部输入信号共同决定组合逻辑电路的输出。
一、画逻辑电路图
根据元件符号,查集成电路手册,从电路连线图画出逻辑电路图,给输入、输出信号取名。如CP,Reset,Z等。
二、写出各激励函数和输出函数
分析异步时序电路时,还要写出时钟方程。
三、将激励函数代入特征方程,得次态方程
根据次态方程和输出函数,用逐一分析法(表格法、代数法)或者统一分析法(K图法)分析各个现态的次态。最后画出完整的状态图和状态表。
四、讨论(结论)
该电路为能自启动的七进制同步计数器,初态为000,Y为进位输出,计数编码为自然二进制码。
五、工作可靠性检查
1、信号是否会负载过重,如CP。
2、时钟频率
六、改进设计
1、成本
2、要能自启动(特别重要)
时序逻辑电路通常可以按照电路的工作方式、电路输出对输入的依从关系或者输入信号的形式进行分类。
一、按电路的工作方式分类
按照电路的工作方式,时序逻辑电路可分为同步时序逻辑电路(简称同步时序电路)和异步时序逻辑电路(简称异步时序电路)两种类型。
1.同步时序电路
电路中所有触发器的CP脉冲都连接在同一个输入CP脉冲上。
2.异步时序逻辑电路