
全差分开关电容电路由于具有全差分电路的高输出摆幅和对电源等共模噪声的抑制以及开关电容电路的高精度而成为常用电路形式[1,2,3,4,8]。而全差分电路设计的关键和难点是共模反馈电路的设计[2]。缺乏好的共模反馈电路会造成输出共模电压波动,并会通过电路的不对称性而转化为差分输出,破坏差分输出信号。另一方面,输出共模偏离预定值会导致差分输出摆幅受限,进而造成削顶或削底失真,此时检测出的共模值偏离实际输出错误的共模值,进而返回错误的控制电压进一步造成共模电压偏离正常值,严重影响电路性能。
直到最近一直有各种论文在对开关电容共模反馈电路进行分析[3,4,5,6],但是各种分析仍然不能对开关电容共模反馈进行全面的系统的理论分析,并存在各种缺陷。由于和连续时间共模反馈电路的工作机理有些不同,并且处于采样系统中,很难用连续域的手段进行分析和仿真,所以长期以来缺乏足够的分析和设计的依据,致使设计带有一定的盲目性。